IO引脚的锁存弹性

⚠️
大家好. .感谢来到论坛。令人兴奋的消息!我们现在正在转移到新的论坛平台的过程中,它将提供更好的功能,并包含在主对话网站。所有的帖子和账号已经迁移。我们现在只接受新论坛的流量-请发布任何新的帖子在//www.xmece.com/support.我们会在接下来的几天修复bug /优化搜索和标记。
2个职位/ 0个新职位
最后发表
koen@weijand.nl
离线
最后看到:2周3天前
加入:2015-05-14 08:10
IO引脚的锁存弹性

我在数据表中丢失了关于低电压IO引脚的锁相恢复的数据,特别是直接连接到它的输出fet结构的引脚。

我在一个情况下,我不能保证所有IO引脚有一个低于或等于电压比VDD引脚。在升级期间,一个引脚可能会更高,可能触发闭锁。

通常,当引脚被拉到vdd上方时,通过pet体二极管或保护的最大电流定义了锁存灵敏度。

电流的值是多少?

设备:
设备数量:
SLG47105
oleh pokalchuk
离线
最后看到:4个月2个星期前
工作人员
加入:2018-02-07 11:40
嗨koen@weijand.nl,

koen@weijand.nl

很抱歉回复晚了,

所有GPAK通过至少+/-100mA锁存测试。请注意,该数据表包括输入到引脚的最大1mA的绝对最大额定值。这不是与封闭,但为了防止过多的电流流入衬底连接,可能会干扰其他电路,导致错误的操作可能会导致损害系统情况下,如GPIO配置为输入转换成为输出打架外部驱动程序,等等。如果VDD完全断电,所有电路都被强制关闭,所以1mA不适用于这种情况。然而,当部分打开时,应注意不要有一个向前偏压的情况>> 1mA。

最好的问候,

oleh pokalchuk